绝缘体上硅键合机研发生产

时间:2024年10月05日 来源:

BONDSCALE与EVG的行业基准GEMINIFBXT自动熔融系统一起出售,每个平台针对不同的应用。虽然BONDSCALE将主要专注于工程化的基板键合和层转移处理,但GEMINIFBXT将支持要求更高对准精度的应用,例如存储器堆叠,3D片上系统(SoC),背面照明的CMOS图像传感器堆叠以及管芯分区。特征:在单个平台上的200mm和300mm基板上的全自动熔融/分子晶圆键合应用通过等离子活化的直接晶圆键合,可实现不同材料,高质量工程衬底以及薄硅层转移应用的异质集成支持逻辑缩放,3D集成(例如M3),3DVLSI(包括背面电源分配),N&P堆栈,内存逻辑,集群功能堆栈以及超越CMOS的采用的层转移工艺和工程衬底BONDSCALE™自动化生产熔融系统的技术数据晶圆直径(基板尺寸):200、300毫米ZUI高数量或过程模块8通量每小时ZUI多40个晶圆处理系统4个装载口特征:多达八个预处理模块,例如清洁模块,LowTemp™等离子活化模块,对准验证模块和解键合模块XT框架概念通过EFEM(设备前端模块)实现ZUI高吞吐量光学边缘对准模块:Xmax/Ymax=18µm3σ EVG的GEMINI系列是顶及大批量生产系统,同时结合了自动光学对准和键合操作功能。绝缘体上硅键合机研发生产

绝缘体上硅键合机研发生产,键合机

ZiptronixInc.与EVGroup(简称“EVG”)近日宣布已成功地在客户提供的300毫米DRAM晶圆实现亚微米键合后对准精度。方法是在EVGGeminiFB产品融合键合机和SmartViewNT键合对准机上采用Ziptronix的DBI混合键合技术。这种方法可用于制造各种应用的微间距3D集成电路,包括堆栈存储器、上等图像传感器和堆栈式系统芯片(SoC)。Ziptronix的首席技术官兼工程副总裁PaulEnquist表示:“DBI混合键合技术的性能不受连接间距的限制,只需要可进行测量的适当的对准和布局工具,而这是之前一直未能解决的难题。EVG的融合键合设备经过优化后实现了一致的亚微米键合后对准精度,此对准精度上的改进为我们的技术的大批量生产(HVM)铺平了道路。” 广东高精密仪器键合机键合机晶圆对准键合是晶圆级涂层,晶圆级封装,工程衬底智造,晶圆级3D集成和晶圆减薄等应用很实用的技术。

绝缘体上硅键合机研发生产,键合机

EVG®820层压系统 将任何类型的干胶膜(胶带)自动无应力层压到晶圆上 特色 技术数据 EVG820层压站用于将任何类型的干胶膜自动,无应力地层压到载体晶片上。这项独特的层压技术可对卷筒上的胶带进行打孔,然后将其对齐并层压到晶圆上。该材料通常是双面胶带。利用冲压技术,可以自由选择胶带的尺寸和尺寸,并且与基材无关。 特征 将任何类型的干胶膜自动,无应力和无空隙地层压到载体晶片上在载体晶片上精确对准的层压 保护套剥离 干膜层压站可被集成到一个EVG®850TB临时键合系统 技术数据 晶圆直径(基板尺寸) 高达300毫米 组态 1个打孔单元 底侧保护衬套剥离 层压 选件 顶侧保护膜剥离 光学对准 加热层压

真空系统:9x10-2mbar(标准)和9x10-3mbar(涡轮泵选件) 清洁站 清洁方式:冲洗(标准),超音速喷嘴,超音速面积传感器,喷嘴,刷子(可选) 腔室:由PP或PFA制成(可选) 清洁介质:去离子水(标准),NH4OH和H2O2(ZUI大)。2%浓度(可选) 旋转卡盘:真空卡盘(标准)和边缘处理卡盘(选件),由不含金属离子的清洁材料制成 旋转:ZUI高3000rpm(5s) 清洁臂:蕞多5条介质线(1个超音速系统使用2条线) 可选功能 ISO3mini-environment(根据ISO14644) LowTemp™等离子活化室 红外检查站 以上资料由岱美仪器提供并做技术支持EVG的 GEMINI系列,在ZUI小占地面积上,一样利用EVG ZUI高精度的Smart View NT对准技术。

绝缘体上硅键合机研发生产,键合机

EVG®301特征使用1MHz的超音速喷嘴或区域传感器(可选)进行高/效清洁单面清洁刷(选件)用于晶圆清洗的稀释化学品防止从背面到正面的交叉污染完全由软件控制的清洁过程选件带有红外检查的预键合台非SEMI标准基材的工具技术数据晶圆直径(基板尺寸):200和100-300毫米清洁系统开室,旋转器和清洁臂腔室:由PP或PFA制成(可选)清洁介质:去离子水(标准),其他清洁介质(可选)旋转卡盘:真空卡盘(标准)和边缘处理卡盘(选件),由不含金属离子的清洁材料制成旋转:蕞高3000rpm(5秒内)超音速喷嘴频率:1MHz(3MHz选件)输出功率:30-60W去离子水流量:蕞高1.5升/分钟有效清洁区域:Ø 4.0mm材质:聚四氟乙烯EVG键合机支持全系列晶圆键合工艺,这对于当今和未来的器件制造是至关重要。晶片键合机摩擦学应用

晶圆级涂层、封装,工程衬底知造,晶圆级3D集成和晶圆减薄等用于制造工程衬底,如SOI(绝缘体上硅)。绝缘体上硅键合机研发生产

完美的多用户概念(无限数量的用户帐户,各种访问权限,不同的用户界面语言) 桌面系统设计,占用空间蕞小 支持红外对准过程 EVG®610BA键合机技术数据 常规系统配置桌面系统机架:可选 隔振:被动 对准方法 背面对准:±2µm3σ 透明对准:±1µm3σ 红外校准:选件 对准阶段 精密千分尺:手动 可选:电动千分尺 楔形补偿:自动 基板/晶圆参数 尺寸:2英寸,3英寸,100毫米,150毫米,200毫米 厚度:0.1-10毫米 蕞/高堆叠高度:10毫米 自动对准 可选的 处理系统 标准:2个卡带站 可选:蕞多5个站绝缘体上硅键合机研发生产

上一篇: 芯片键合机测样

下一篇: 芯片键合机价格

信息来源于互联网 本站不为信息真实性负责